時間:2019-12-06 瀏覽次數(shù):2960次
蘇州斯爾特微電子有限公司是XJTAG(英國)授權的技術合作伙伴(Techincal Partner)。
高級圖形化開發(fā)接口針對被測電路板配置XJTAG
XJDeveloper是簡單快速地安裝和測試的圖形化工具。在制造過程中,隨著XJDeveloper 通過在產(chǎn)品設計中書寫的腳本的重復使用,可縮短產(chǎn)品上市的時間。
一個內(nèi)嵌的連接性測試,結合非JTAG的XJEase,核對電路板的短路開路故障。 使用XJDeveloper可簡單創(chuàng)建或是定制測試。通過DFT分析可以查看電路板的測試覆蓋率,同時內(nèi)置了網(wǎng)絡表瀏覽器 提供簡單的界面,查看器件之間的連接性。
XJDeveloper 可用于JTAG器件(例如CPLD,FPGA)與非JTAG器件(例如 EEPROM,Flash)之間的編程 。
XJDeveloper 產(chǎn)品規(guī)格 PDF | 查看所有數(shù)據(jù)表
特征
高級連接測試
有比大多其它JTAG解決方案更高的測試成功率和提供高精度的故障隔離。
靈活的、高級的、測試描述語言 簡化創(chuàng)建測試的處理
以器件為中心的方法
器件測試可以無需修改在不同的電路板上重用。
測試和編程非JTAG器件
可以測試和編程連接到鏈上JTAG器件的非JTAG器件,實現(xiàn)高級測試-例如以太網(wǎng)回環(huán)。
免費器件測試庫
安裝XJEase庫包含測試上千個設備。
無需了解JTAG的工作機理
XJTAG 系統(tǒng)操作將如何驅(qū)動JTAG 鏈。
器件編程
通過XJEase可用SVF和STAPL文件對器件進行編程,或者用XJDeveloper腳本對器件直接編程。
Layout Viewer(布局觀察器) 讓你可以快速找到器件、網(wǎng)絡和管腳在電路板上的實際位置。
XJTAG原理圖瀏覽器 來快速了解電路中正在使用的設備,以幫助識別故障和調(diào)試測試。
集成自定義應用程序,來創(chuàng)建整個測試系統(tǒng)。
支持 1149.1 和 1149.6 器件標準
主要優(yōu)點
由于高精度的故障隔離,從而縮短了調(diào)試板子的時間。
提高您的產(chǎn)品上市時間,降低您的項目風險的早期設計驗證
在制造和現(xiàn)場支持時,通過重用原型/設計的測試,可降低這個測試開發(fā)時間
通過測試重用,可跨越項目,并能連續(xù)不斷的節(jié)省時間
高級連接測試
作為腳本的一部分,一個擁有專利的連接測試能在板上運行。通過利用板上器件的特征和內(nèi)連關系的知識,XJTAG能夠?qū)崿F(xiàn)比其它JTAG系統(tǒng)更高的測試精度。 通過監(jiān)控器件案的狀態(tài),XJTAG還可以對發(fā)現(xiàn)的任何故障提供有關定位和故障的精確特征的更多信息。除此以外,輸出信息中還包含了一些可點擊的鏈接,使故障非常容易地就能在Layout Viewer中顯示出來。
XJEase --- 靈活的、高級的、測試描述語言
具備一個編程語言的所有優(yōu)點和靈活性,如循環(huán)、變量、流程控制,這些都可用于描述器件和電路的測試。 在XJEase程序的控制下,通過生成要求的測試序列,XJTAG可以很容易地實現(xiàn)其它JTAG系統(tǒng)無法實現(xiàn)的復雜的測試。
XJDebug是一個XJEase的命令行接口,它包含有一個傳統(tǒng)風格的調(diào)試器,可以實現(xiàn):
單步運行;
設置或刪除斷點;
檢查和設置變量值;
記錄與硬件的交互結果供以后回放。
以器件為中心 --- 可重用測試
創(chuàng)建一個XJDeveloper測試系統(tǒng)并不需要了解JTAG的基本知識。用XJEase編寫的所有器件測試腳本都是獨立于特定的在測器件的。這些測試腳本的依據(jù)是器件的透視圖,設定一個器件指定引腳的電平水平,運行測試后,所有的引腳的狀態(tài)是一個預定的結果。然后XJTAG運用他們對電路的知識創(chuàng)建相應的測試序列。這意味著對一個器件的測試腳本開發(fā)完成,這些腳本就可以不需任何附加工作就可用于任何電路板上。
測試和編程非JTAG器件
XJDeveloper可以用來測試和編程非JTAG器件,包括Flash、 RAM、 FIFO 陣列, IIC器件, SPI器件和網(wǎng)絡控制器。
免費器件測試庫
安裝XJEase庫包含測試上千個設備,包括Flash和其它器件編程的實例。即使用戶從未使用過XJTAG,無需額外的編程,建立一個完整的測試工程也是可能的。
用戶如果不能找到你特定的器件文件,可以下載相似器件的文件,并稍微改動一下滿足要求。同時,我們也將提供這個方面的服務,滿足用戶的要求。
無需了解JTAG工作機理
如果您不得不創(chuàng)建您的測試,XJDeveloper也可讓您的工作變得容易,XJEase已經(jīng)對器件測試時創(chuàng)建測試向量并實施這些測試的細節(jié)進行了抽象,這意味著開發(fā)非JTAG器件的測試時簡單快捷的。
XJDeveloper將檢查待測的器件引腳是否在JTAG器件可訪問的網(wǎng)絡上,并且JTAG器件引腳必須是可聽從控制去訪問正確的網(wǎng)絡。
XJDeveloper screenshot, showing the high-level language used to create a connectivity test for a memory device
而且,一旦您有某個器件的測試文件,只要電路板上有該器件,您就可重用這些文件。
多板測試
測試多板和測試單個板一樣容易。只要把網(wǎng)表提供給XJTAG,并且告訴它這些板的相互連接關系,其它事情就交由XJTAG的運行引擎去處理。
運行測試
從XJDeveloper內(nèi)部可以直接運行測試腳本。當然您也可以根據(jù)需要用其它方法運行測試腳本。
XJRunner是生產(chǎn)/服務環(huán)境下運行階段的解決方案,是專門為生產(chǎn)和服務環(huán)境設計的,包含有額外的日志、序列碼和用戶管理功能。它有命令行和圖形界面兩個版本,以便將XJTAG與其它測試系統(tǒng)集成。
網(wǎng)表
能被XJTAG自動識別的網(wǎng)表格式包括: EDIF 2 0 0, RINF, Protel, PADS-PCB, Cadence Allegro, P-CAD, Genrad, BoardStation (Mentor), Zuken, Protel V2 和50多種格式。如果不能識別用戶的網(wǎng)絡表格式,我們將幫助轉換并為用戶提供未來版本的支持。